广告招募

当前位置:全球贸易网 > 技术中心 > 行业应用

时钟芯片具备低功耗和高PSNR能力

2025年12月26日 15:37:20      来源:仪器百科 >> 进入该公司展台      阅读量:1

分享:

   时钟芯片是一种基于PLL的时钟发生器,采用ADPLL(全数字锁相环)技术,以实现的高频低相噪性能,并具备低功耗和高PSNR能力,可实现小于0.3ps RMS的相位抖动性能。
  高精度时钟芯片厂家可输出差分100MHz,125MHz,156.25MHz和单端33.33MHz CPU时钟,同时输出6路25MHz缓冲参考时钟。
  时钟芯片主要特性:
  l 7路单端LVCMOS输出,输出阻抗为30Ω;
  l 3对LVPECL输出
  -- 1路差分LVPECL输出对(QA,nQA)的输出频率为156.25 MHz
  -- 2路可选的差分LVPECL输出对(QB,nQB和QC,nQC)的输出频率为100 MHz和125 MHz
  l 1路单端LVCMOS输出(QD)的频率为33.33MHz CPU时钟
  l 可选外部晶体或单端输入源
  l 晶体振荡器接口用于25MHz晶体
  l DCO频率:2.5GHz
  l 125MHz下的RMS相位抖动,使用25MHz晶体(12kHz~20MHz):0.188ps(典型值)
  l 电源噪声抑制PSNR:-70dB
  l +3.3 V电源电压
  l -40°C至85°C环境工作温度
  l 无铅(RoHS 6)封装
  l 40引脚VFQFN封装6.0 × 6.0 × 0.85mm
  ? 时钟芯片应用场景
  l 无线基站
  l 以太网线卡,交换机和路由器
  l SCSI,SATA,and PCI-express
  l 低抖动,低相噪时钟发生器
  
 
版权与免责声明:
1.凡本网注明"来源:全球贸易网"的所有作品,版权均属于全球贸易网,转载请必须注明全球贸易网。违反者本网将追究相关法律责任。
2.企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
3.本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。 4.如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系。