广告招募

当前位置:全球贸易网 > 技术中心 > 所有分类

晶振起振慢怎么办?

2023年09月09日 10:20:05      来源:深圳市晶诺威科技有限公司 >> 进入该公司展台      阅读量:35

分享:

一般情况下,晶振起振慢的情况主要发生在无源晶振的电路应用上,主要原因是晶振受到外接电容与电路板杂散电容共同作用所致。

晶振起振慢怎么办?

晶振的负载电容是晶振本身的参数,为固定值。而晶振的外接电容指的是与晶振的频率输入脚与频率输出脚串联接地的电容元件,因此外接电容又叫接地电容(对地电容)

选择外接电容时,需要考虑电路板的杂散电容的大小,比如为5PF,再计算出与晶振负载电容匹配的外接电容值得大小。目标就是使晶振在实际工作状态趋向于标称频率,即晶振频率的中心点。

针对外接电容的调节,规律如下:

增大外接电容,晶振的输出频率会下降,反之,减小外接电容值,晶振的实际输出频率会上升。

另一方面,增大外接电容值,可能会延长晶振的起振时间,而减小外接电容值,则会有可能缩短晶振的起振时间。其根本原因是外接电容的大小会影响到晶振的驱动电流(即,激励功率)的强度。比如,若你使用的是无源晶振32.768KHz,晶振负载CL为12.5PF,可以尝试把两颗外接电容分别更改为15PF~18PF。

若电路板杂散电容过多,会直接影响到晶振的起振时间或/及频率精度。若电路板的杂散电容过多,且处于变化状态,晶振也有可能处于不稳定工作状态。

有不少电子工程师觉得奇怪的是:当晶振起振慢时,用手摸一下或用电吹风吹一下,晶振就好了,这是为什么?

原因很简单,当电路板受热时,杂散电容发生变化,正好给晶振提供了一个瞬间的与之匹配的工作条件。

解决方案:

1、 减少杂散电容对晶振的干涉,对晶振做好屏蔽。

2、 尝试适当减小晶振的外接电容。

版权与免责声明:
1.凡本网注明"来源:全球贸易网"的所有作品,版权均属于兴旺宝装备总站,转载请必须注明兴旺宝装备总站。违反者本网将追究相关法律责任。
2.企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
3.本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。 4.如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系。